首页 > 论文期刊知识库 > 数字电子技术课程设计论文题目

数字电子技术课程设计论文题目

发布时间:

数字电子技术课程设计论文题目

美女,快把20分拿来!多给我也不介意!该控制器的工作程序如下:红灯亮30~60s(表示人,车停行信号),黄灯闪1~5s(表示预备通行或停行信号),绿灯亮30~60s(表示人,车通行信号)......如此循环,实现了交通指挥信号灯的全自动化控制.随着社会的发展,城市规模的不断扩大,城市交通成为制约城市发展的一大因素,因此,有许多设计工作者为改善城市交通环境设计了许多方案,而大多数都为交通指挥灯,本电路也正是基于前人设计的基础上进行改进的全部有数字电路组成,较以前的方案更为精确。设计思路十字路口交通灯指挥控制电路的关键在于555基时控制电路。来控制各红、黄、绿之间时间的长短和信号灯亮灭的先后顺序,由555基时控制电路、新型闪光灯脉冲发生器集成电路,型号为HY-F512、和红、黄、绿三种信号灯组成。实现其较简单的方法是,当东西路口红灯亮时,南北路口绿灯亮,其余信号灯均息灭。当东西路口为绿灯时,南北路口为红灯。其余信号灯均筇息灭。在红灯和绿灯的转换过程中,应有1~6秒的间隔,作为预准备通行或停行,由黄灯来实现,最后实现其循环。

我发到你邮箱里了,请签收。

比如八路抢答器就很简单,如下:(图片可以到我空间看,这里插入不了那么多张)一、电路结构图:图一以下图二、图三为图一的放大图:图二图三   本制作是一个简易实用的8路数字显示抢答器,图一为该抢答器的核心部分,包括抢答、编码、优先、锁存、数显及复位等电路。所用的原件除集成电路CD4511,还有14只IN4148二极管,一只9014(NPN)三极管;15只电阻,9只按键开关,SB1~SB8为抢答键,SB9为复位键,LED数码管为5英寸的共阴极数码管。   其中7只470欧姆的电阻为限流电阻;   CD4511是一块含BCD——七段锁存/译码/驱动电路于一体的集成电路;CD4511的1、2、6、7脚为BCD码输入端,第9~15脚为显示输出端。第3脚为测试端(LT),当LT为“0”时,输出全为"1"。第4脚为消隐端(BI),当BI 为“0”时,输出全为“0”,显然此时还有可清除锁存器内的数值。第5脚为锁存允许端(LE),当LE由“0”变到“1”时,a b c d e f g 七个输出端保持在LE为“0”时所加BCD码对应的数码显示状态。第8脚接地,第16脚接电。图四:CD4511图五:数码管的引脚图图六:9014的引脚图图七:二极管IN4148的管脚二:抢答器的讯响电路:图八:抢答器的讯响电路图九:555的管脚图其中R1=R2=10K,扬声器通过100uf的电容器接在555的3脚与地之间,4只二极管分别接CD4511的1   2   6   7  引脚。任何抢答按键按下,讯响电路都能振荡发出讯响声。只要整个电路元件良好,装备无误,本制作一般不必调试,当电路通电,按下任何一抢答按键不动,听到扬声器发出讯响声,把电源电压稍作调整(8v左右),使声音悦耳、音量适当即可。

[过程控制] 基于单片机实现单回路智能调节 [电子通讯] 脉冲数字频率计 [机床仪表] 仪表机床数控系统的设计(论文 磁流体发电论文 [电子通讯] 基于VC++0的PC机与单片机串行 [电子通信] 通信毕业翻译(移动通信技术的 [电子] 利用单片机制作数字式时钟 [电子] 虚拟仪器温室大棚温度测控系统 [电子通讯] 基于MATLAB遗传算法工具箱的控 [电子通讯] 红外遥控防盗密码锁 [电子工程] 电子电路噪声的研究 [电子] 51系列单片机教学实验板硬件设计 [毕业论文英文资料] 步进电机基本控制电 [毕业论文英文资料] CAN总线在远程电力抄表系统中的应用 [电子] 管道液化气智能检测与控制系统 [电力] 发电厂继电保护整定和定值管理系统 [电子工程] R、L、C测量仪 [电子] 家庭取暖燃气锅炉温度控制系统设计 [电子] 塑料大棚保温程序设计 [电力工程设计] 110kV变电站电气一次部分设 [电子通讯] VHDL 课 程 设 计 [电子通讯] 多参数测井仪单片机编码系统 [电子信息工程] 图像处理,毕业论文答辩文 [电子信息工程] 图像处理,人脸检测,毕业 [电子工程] 空调机温度制系统 [电子通讯] 基于PWM的按摩机传动控制电路设 [光学工程] 铌酸锂晶体光折变性能的提高及 [电子信息] 移动目标的识别技术 [电子通讯] 数字化星用扩频应答机的设计和 [图像技术] 基于内容的图象检索的方法研究 [自动化] 工厂变配电室监测系统 [毕业设计] [毕业设计]异步电机串级调速系 [毕业设计] [毕业设计]异步电机串级调速系 [电子通讯] 电子音乐的设计 [管理系统] 知识管理系统 [电子通讯] 多功能视力保护器 电子通讯] [电子通讯] 基于EISA总线的高速数据采集卡 [课程设计] 数字电路课程设计 [电子通信] 电子软件的研究 [电子通信] 抢答器设计 [电子通讯] 单片机控制音乐播放 [电子通讯] 工业顺序控制子]基于DSP的自适应均衡器的设计及实现 [电工电子课程设计]模拟电路课程设计 , [电子通讯] 带实时日历时钟的温度检测系统 , [电子通讯] 基于PID算法的电机转速控制系统 [电力电子] 110KV地区变电站保护设计 [电子通讯] 城市流动人口IC卡管理系统, [电子通讯] 防盗报警器的设计 [电子通讯,] 多媒体教室的组建 [电子电路设计] 多功能函数发生器 , [电力电子] 110终端变电站电气部分设计 , [自动化] 退火炉计算机温度控制系统课程设 [电子信息与工程] 电台节目管理与自动播放, [电子通讯] 基于PLC的加工中心控制系统的设, [电子信息工程] PCA与LDA的融合算法在性别 , [电子通信] 电梯控制系统设计, [自动化] 智能楼宇自动化系统 >, [自动化] 基于嵌入式技术对纺织控制系统改 [输煤系统] 2X200MW火电机组输煤系统毕业设 [材料结构] 阻水型电力电缆材料及结构设计 [电子信息与工程专业] 八路音、视频切换开 [电子信息与工程专业] 电视台播控系统的硬盘化改造 , [电子信息与工程专业] 矿井低压电网过流保护中的相序检测, [电子信息与工程专业] 矿井低压电网过流保护中的相序检测 , [电子通信] 直放站技术, FDTD法在单极天线特性分析中的应用, [电力电子] 35KV变电站的电气部分设计书 , [电力电子] 110KV变电站的电气部分设计 , [电力电子] 110KV变电站的电气部分设计,

数字电子技术课程设计论文题目大全

设计题目:数字钟的设计与仿真二.设计要求: (1)设计一个有“时”、“分”、“秒”(12小时59分59秒)显示,且有校时功能的电子钟; (2)显示采用六只LED数码管分别显示时分秒; (3)时间的小时、分可手动调整; (4)采用+5V电源供电。三.题目分析: 根据题目,我们可以分析出:数字电子钟是由多块数字集成电路构成的,其中有振荡器,分频器,校时电路,计数器,译码器和显示器六部分组成。振荡器和分频器组成标准秒信号发生器,不同进制的计数器产生计数,译码器和显示器进行显示,通过校时电路实现对时,分的校准。1)振荡器又包括由集成电路555与RC组成的多谐振荡器,用石英晶体构成的振荡器和由逻辑门与RC组成的时钟源振荡器。三种方案如下图所示:方案一:由集成电路定时器555与RC组成的多谐振荡器作为时间标准信号源。 555与RC组成的多谐振荡器图方案二:振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡器电路。石英晶体振荡器的作用是产生时间标准信号。因此,一般采用石英晶体振荡器经过分频得到这一时间脉冲信号。 石英晶体振荡器图方案三:由集成逻辑门与RC组成的时钟源振荡器。 门电路组成的多谐振荡器图集成电路555与RC组成的多谐振荡器电路:如果精度要求不高,则可以采用由集成电路定时器555与RC组成的多谐振荡器。如上图所示。设振荡频率f=1KHz,R为可调电阻,微调R1可以调出1KHz输出。石英晶体振荡电路:采用的32768晶体振荡电路,其频率为32768Hz,然后再经过15分频电路可得到标准的1Hz的脉冲输出R的阻值,对于TTL门电路通常在7~2KΩ之间;对于CMOS门则常在10~100MΩ之间。由门电路组成的多谐振荡器的振荡周期不仅与时间常数RC有关,而且还取决于门电路的阈值电压VTH,由于VTH容易受到温度、电源电压及干扰的影响,因此频率稳定性较差,只能用于对频率稳定性要求不高的场合。综上所述,因为本电路对精度没有较高的要求,因此,我们选用由集成电路555与RC组成的多谐振荡器。2)校时器的方案有如下两种:方案一:通常,校正时间的方法是:首先截断正常的计数通路,然后再进行人工出触发计数或将频率较高的方波信号加到需要校正的计数单元的输入端,校正好后,再转入正常计时状态即可。根据要求,数字钟应具有分校正和时校正功能,因此,应截断分个位和时个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中。图1所示为所设计的校时电路。图 1方案一校正电路图方案二:校准电路由基本RS触发器和“与”门组成,基本RS触发器的功能是产生单脉冲,主要作用是起防抖动作用。未拨动开关K时,“与非”门G2的一个输入端接地,基本RS触发器处于“1”状态,这是数字钟正常工作,“分”进位脉冲能进入“分”计数器。拨动开关K时,“与非”门G1的一个输入端接地,于是基本RS触发器转为“0”状态。秒状态可以直接进入“分”计数器,而“分”进位脉冲被阻止进入,因而能较快地校准分计数器的计数值。校准后,将校正开关恢复原位,数字钟继续进行正常计时工作。 图 2 方案二校正电路通过比较可知,方案一和方案二相比,防抖动措施更好,更完备,但电路也更为复杂,成本也更高,通过比较选择方案一,既能实现防抖动功能,做出事物也更经济一些。四.总体方案: 本电路是以555定时器组成多谐振荡器作为频率发生器,多谐振荡器产生1000HZ的振荡波,经过分频器分频,分解成1HZ的脉冲波,随后经过秒计数器,秒计时器是60进制计数器,当计数器计数到60时产生进位脉冲,到分计数器。分计数器也是60进制计数器,当分计数器计数到60时,再次产生更高一级的进位脉冲,脉冲送到时计数器,实现了分向时的进位。当需要进行校时时,打开对应的开关,进行对应位置上的校时,此时计数进位脉冲无效。而计数器的工作是通过外接时钟脉冲CP的作用下,秒的个位加法计数器开始记数,通过译码器和数码显示管显示数字即计数器。当经过10个脉冲信号后,秒个位计数器完成一次循环,秒十位计数器的CP与秒个位计数器的CP同步,秒个位计数器的Qcc使得秒十位的P和T端同时为1,从而秒十位开始计数,秒十位计数器工作1次,通过译码器和数码显示管,秒十位数字加1。当经过60个脉冲信号,秒部分完成一个周期,分钟个位计数器的CP通过秒十位计数器的Q2Q1与非得到脉冲,分钟个位计数器工作一次,通过译码器和数码显示管,分钟的个位数字加1。分部分的工作方式与秒部分完全相同。当经过3600个脉冲信号,分钟部分完成一个周期,小时个位计数器的CP通过分十位计数器的Q2Q1与非得到脉冲,小时个位计数器工作一次,通过译码器和数码显示管,小时的个位数字加1。当小时个位部分完成一个周期,小时十位计数器的CP与小时个位计数器的CP同步, 小时个位计数器的Qcc使得小时十位的P和T端同时为1,从而小时十位开始计数,小时十位计数器工作1次,通过译码器和数码显示管,小时的十位数字加1。当小时十位部分计数到2同时小时的个位部分计数到4,小时个位计数器的清零端和十位计数器的清零端通过小时个位计数器的Q2和小时十位计数器的Q1与非得到信号,小时部分清零,从而完成了1次24小时计时。五.具体实现:(1) 数字时钟基本原理的逻辑框图如下图3所示: 由图3我们可以看出,振荡器产生的信号经过分频器作为产生秒脉冲,秒脉冲送入计数器,计数结果经过“时”、“分”、“秒”,译码器,显示器显示时间。其中振荡器和分频器组成标准秒脉冲信号发生器,由不同进制的计数器,译码器和显示电路组成计时系统。秒信号送入计数器进行计数,把累计的结果以“时”,“分”、“秒”的数字显示出来。“时”显示由二十四进制计数器,译码器,显示器构成;“分”、“秒”显示分别由六十进制的计数器,译码器,显示器构成;校时电路实现对时,分的校准。(2)数字钟的原理图如附一图所示,其功能原理均与系统方框图的一致。六.各部分定性说明以及定量计算:振荡器秒发生电路---振荡器是计时器的核心,振荡器的稳定度和频率的精确度决定了计时器的准确度。一般来说,振荡器的频率越高,计时精度就越高,但耗电量将越大。所以,在设计电路时要根据需要而设计出最佳电路。在此设计中,我采用的是精度不高的,由集成电路555与RC组成的多谐振荡器。其具体电路如下图4所示: 图4 振荡器电路图555定时器是一个模拟与数字混合型的集成电路。555定时器是一种应用极为广泛的中规模集成电路。该电路使用灵活、方便,只需外接少量的阻容元件就可以构成单稳、多谐和施密特触发器。因而广泛用于信号的产生、变换、控制与检测。 目前生产的定时器有双极型和CMOS两种类型,其型号分别有NE555(或5G555)和C7555等多种。它们的结构及工作原理基本相同。通常,双极型定时器具有较大的驱动能力,而CMOS定时器具有低功耗、输入阻抗高等优点。555定时器工作的电源电压很宽,并可承受较大的负载电流。双极型定时器电源电压范围为5~16V,最大负载电流可达200mA;CMOS定时器电源电压范围为3~18V,最大负载电流在4mA以下。555的引脚图如下图5所示: 图5555的内部电路和功能如下图6所示:图6上面图6 是555定时器内部组成框图。它主要由两个高精度电压比较器A1、A2,一个RS触发器,一个放电三极管和三个5KΩ电阻的分压器而构成。它的各个引脚功能如下:1脚:外接电源负端VSS或接地,一般情况下接地。8脚:外接电源VCC,双极型时基电路VCC的范围是5 ~ 16V,CMOS型时基电路VCC的范围为3 ~ 18V。一般用5V。3脚:输出端Vo2脚: 低触发端6脚:TH高触发端4脚: 是直接清零端。当 端接低电平,则时基电路不工作,此时不论 、TH处于何电平,时基电路输出为“0”,该端不用时应接高电平。5脚:VC为控制电压端。若此端外接电压,则可改变内部两个比较器的基准电压,当该端不用时,应将该端串入一只01μF电容接地,以防引入干扰。7脚:放电端。该端与放电管集电极相连,用做定时器时电容的放电。在1脚接地,5脚未外接电压,两个比较器A1、A2基准电压分别为 的情况下,其功能如下表: 555定时器的功能表清零端 高触发端TH 低触发端 Qn+1 放电管T 功能0 0 导通 直接清零1 0 导通 置01 1 截止 置11 Qn 不变 保持 接通电源后,电容C1被充电,vC上升,当vC上升到大于2/3VCC时,触发器被复位,放电管T导通,此时v0为低电平,电容C1通过R2和T放电,使vC下降。当vC下降到小于1/3VCC时,触发器被置位,v0翻转为高电平。电容器C1放电结束,所需的时间为 : 当C1放电结束时,T截止,VCC将通过R1、R2向电容器C1充电,vC由1/3VCC上升到2/3VCC所需的时为:当vC上升到2/3VCC时,触发器又被复位发生翻转,如此周而复始,在输出端就得到一个周期性的方波,其频率为 : 本设计中,由电路图可知R1、R2和C的值,然后再根据f的公式可以算出:其输出的频率为f=1KH分频器分频器的功能主要有两个:一个是产生标准秒脉冲信号;二是提供功能扩展电路所需要的信号,如仿电台报时用的1000Hz的高音频信号和500Hz的低音频信号等。本设计中,由于振荡器产生的信号频率太高,要得到标准的秒信号,就需要对所得的信号进行分频。这里所采用的分频电路是由3个总规模计数器74LS90来构成的3级1/10分频。其电路图如下图7所示:图7 分频器电路图74LS90的引脚图及其功能图如下图所示: 74LS90引脚图74LS90 功能表 计数器本设计所采用的是十进制计数器74SL160,根据时分秒各个部分的的不同功能,设计成不同进制的计数器。秒的个位,需要10进制计数器,十位需6进制计数器(计数到59时清零并进位),秒部分设计与分钟的设计完全相同;时部分的设计为当时钟计数到24时,使计数器的小时部分清零,从而实现整体循环计时的功能。74LS160功能表和真值表如下表1和表2所示: 表1 输入 输出(CR) ̅ (LD) ̅ CTT CTP CP D0 D1 D2 D3 Q0 Q1 Q2 Q30 × × × × × × × × 0 0 0 01 0 × × ↑ D0 D1 D2 D3 D0 D1 D2 D31 1 1 1 ↑ × × × × 计数1 1 0 × × × × × × 触发器保持,CO=01 1 × 0 × × × × × 保持表274LS160的真值表CLK Q Q Q Q 0 0 0 0 01 0 0 0 12 0 0 1 03 0 0 1 14 0 1 0 05 0 1 0 16 0 1 1 07 0 1 1 18 1 0 0 09 1 0 0 110 0 0 0 074LS160的引脚介绍如下表3所示:表374LS160逻辑符号 各引脚顿的名称 D D D D 置数端 Q Q Q Q 输出端 EP ET 工作状态控制端 LD 预置数控制端 RD 异步置零(复位)端 CO 进位输出端 CLK 信号输入端计数部分:利用74LS160芯片和74LS00芯片组成的计数器,它们采用异步连接,利用外接标准1Hz脉冲信号进行计数。显示部分: 将六片74LS160的Q0Q1Q2Q3脚分别接到实验箱上的数码显示管上,根据脉冲的个数显示时间。秒信号经过计数器之后分别得到显示电路,以便实现用数字显示时、分、秒的要求,计时电路共分三部分:计秒、计分和计时。其中,计秒和计分都是60进制,而计时为24进制,可以采用十进制计数器74LS160实现24进制、60进制计数器。(1)六十进制计数由分频器来的秒脉冲信号,首先送到“秒”计数器进行累加计数,秒计数器应完成一分钟之内秒数目的累加,并达到60秒时产生一个进位信号,所以,选用2片74LS160和一片74LS00组成六十进制计数器,采用反馈归零的方法来实现六十进制计数。其中,“秒”十位是六进制,“秒”个位是十进制。 秒部分具体设计如图8所示: 图8 秒的个位部分为逢十进一,十位部分为逢六进一,从而共同完成60进制计数器,当计数到59时清零并重新开始计数。如图所示个位1脚接高电平,7脚、9脚及10脚接1,当7脚和10脚同时为1时计数器处于计数工作状态。个位11脚和秒的十位的2脚相接,十位的9脚、10脚、7脚分别和个位的1脚相接。个位计数器由Q3Q2Q1Q0(0000)2增加到(1001)2时产生进位,从而实现10进制计数和进位功能,秒的十位在计数至0110时由与非门反馈清零实现6进制。分钟部分设计与秒完全相同。(2)二十四进制计数器:选用2片74LS160和一片74LS00组成24进制计数器,采用反馈归零的方法来实现24进制计数。当十位为0010且个位为0100时使两芯片异步清零。小时部分具体设计如图9所示: 图译码器、显示器译码是指把给定的代码进行翻译的过程。计数器采用的码制不同,译码电路也不同。74LS48驱动器是与8421BCD编码计数器配合用的七段译码驱动器。74LS48配有灯测试LT、动态灭灯输入RBI,灭灯输入/动态灭灯输出BI/RBO,当LT=0时,74LS48出去全1。本系统用七段发光二极管来显示译码器输出的数字,显示器有两种:共阳极显示器或共阴极显示器。74LS48译码器对应的显示器是共阴极显示器。本实验采用实验箱中的74LS48译码器和共阴极显示器组成的显示系统。校时电路数字种启动后,每当数字钟显示与实际时间不符进,需要根据标准时间进行校时。校“秒”时,采用等待校时。校“分”、“时”的原理比较简单,采用加速校时。对校时电路的要求是 :1)在小时校正时不影响分和秒的正常计数 。2)在分校正时不影响秒和小时的正常计数 。如图10所示,当数字钟走时出现误差时,需要校正时间。校时电路实现对“时”“分”“秒”的校准。在电路中设有正常计时和校对位置。本实验实现“时”“分”的校对。需要注意的是,校时电路是由与非门构成的组合逻辑电路,开关S1或S2为“0”或“1”时,可能会产生抖动,为防止这一情况的发生我们接入一个由RS触发器组成的防抖动电路来控制。 校时电路图 图10校时开关的功能表如下: 校时开关的功能表S1 S2 功能1 1 计数0 1 校分1 0 校时整点报时电路 整点报时,只报时不报分。从59分50秒起,每隔2s发出一次信号,连续五次,最后一次结束时即达到正点。其原理图如下所示: 图11电路图如下图12所示:图12综合以上多个电路,将其连接起来,就组成了一个具有时、分、秒计时功能,能够手动校时、校分,并且整点报时的数字电子钟。七.实验仿真:在电子电路计算机仿真软件Multisim中进行调试和仿真数字电子钟,得到的仿真电路图如附二图所示。由仿真电路实验知道了当高频信号经过分频器后得到标准的秒脉冲信号,进入60进制的“秒”计时,“秒”的分位进入60进制的“分”计时,最后,由分的“时”进位进入24进制的“时”计时。再加上由门电路和开关构成的校时电路对电路的“时”,“分”进行校时,从而得到正确的时间的。八.元器件清单(1)74LS160( 6片) (2)74LS00(15片)(3)数码显示器(6片) (4)74LS90(3片)(5)74LS30(1片) (6)74LS04(1片)(7)74LS02(1片) (8)555计时器(1片)(9)可变电容(1个) (10)电容(2片)(11)蜂鸣器(1个) (12)电阻(2个)(13)数字电路实验箱 (14)+5V电源若干(15)导线,开关若干。九.设计心得体会在此次的数字钟设计过程中,更进一步地熟悉了芯片的结构及掌握了各芯片的工作原理和其具体的使用方法。使我对已学过的电路、数电、模电等电子技术的知识有了更深一步的了解,锻炼和培养了自己利用已学知识来分析和解决实际问题的能力。对自己以后的学习和工作有很大的帮助。刚开始做这个设计的时候感觉自己什么都不知道怎么下手,脑子里比较浮躁和零乱。但通过一段时间的努力,通过重温数电,模电等电子技术的书籍,还有通过查看相关的设计技术以及一些参考文献,再加之在老师的指导和周围同学的帮助下,使我对自己的本设计有了熟练的掌握。在整个的设计过程中我充满了渴望和用心。记得在精工实习的时候,也是用满腔的热情来完成各项实习任务,并在每项实习项目中都达到了优秀的成绩。 所以,我相信自己的实际动手能力,并一向的加强自己在这方面的努力。在这次的电子技术设计中亦是如此,用自己的双手和满腔的热情来完成各个环节,不断的在图书管查看相关资料和期刊文献,特别在网络上也收收获了很多新鲜的东西。这次设计更让我熟悉了一些常用集成逻辑电路和其相应芯片的使用。虽然,在本设计中所用的方案不是最好的,但我想其中的原理是最基本的;虽然其中可能出现误差,不过在杨老师的答疑课上,这些问题还是基本解决了。最后,我要衷心的感谢杨老师给了我一次实践的机会和平时在学习上的莫大帮助,让我更加深刻地了解和认识到了自己的优点和不足,通过这个课程设计我发现了我好多知识都不熟悉甚至有的东西我根本就不知道,这让我感到了要学习的东西还有很多很多。因此使我更坚定了在以后的学习中要扎实好基础,阔广知识面。碰到的问题越让人绝望,解决问题之后的喜悦程度就越高。作为工科类的学生,以后工作了难免要碰到许许多多的问题,不要绝望,坚持,直到看到胜利的曙光。十.参考文献李中发主编 电子技术 北京:中国水利水电出版社 毛期俭主编 数字电路与逻辑设计实验及应用 北京: 人民邮电出版社 吕思忠,施齐云主编 数字电路实验与课程设计 哈尔滨:哈尔滨工程大学出版社 阎石主编.数字电子技术基础(第四版) 北京:高等教育出版社 黄智伟主编 电子电路计算机仿真设计与分析 北京:电子工业出版社 程勇主编 Multisim10电路仿真实例讲解 北京: 人名出版社 彭介华主编 电子技术课程设计指导 北京:高等教育出版社 卢结成、高世忻等编 电子电路实验及应用课题设计 合肥:中国科学技术大学出版社 梁宗善主编 电子技术基础课程设计 武汉:华中理工大学出版社 欧阳星明主编 数字系统逻辑设计 北京:电子工业出版社 李中发主编 电子技术基础课程设计 武汉:华中理工大学出版社

不行

什么内容的呢,我可以给你发两份模版参考一下

美女,快把20分拿来!多给我也不介意!该控制器的工作程序如下:红灯亮30~60s(表示人,车停行信号),黄灯闪1~5s(表示预备通行或停行信号),绿灯亮30~60s(表示人,车通行信号)......如此循环,实现了交通指挥信号灯的全自动化控制.随着社会的发展,城市规模的不断扩大,城市交通成为制约城市发展的一大因素,因此,有许多设计工作者为改善城市交通环境设计了许多方案,而大多数都为交通指挥灯,本电路也正是基于前人设计的基础上进行改进的全部有数字电路组成,较以前的方案更为精确。设计思路十字路口交通灯指挥控制电路的关键在于555基时控制电路。来控制各红、黄、绿之间时间的长短和信号灯亮灭的先后顺序,由555基时控制电路、新型闪光灯脉冲发生器集成电路,型号为HY-F512、和红、黄、绿三种信号灯组成。实现其较简单的方法是,当东西路口红灯亮时,南北路口绿灯亮,其余信号灯均息灭。当东西路口为绿灯时,南北路口为红灯。其余信号灯均筇息灭。在红灯和绿灯的转换过程中,应有1~6秒的间隔,作为预准备通行或停行,由黄灯来实现,最后实现其循环。

数字电子技术课程设计论文

我也是学电子的 前段时间我们也在搞这个我自己写了份 不一定很好但应该可以帮到你 要的话留下QQ 速度我要去做实验了

美女,快把20分拿来!多给我也不介意!该控制器的工作程序如下:红灯亮30~60s(表示人,车停行信号),黄灯闪1~5s(表示预备通行或停行信号),绿灯亮30~60s(表示人,车通行信号)......如此循环,实现了交通指挥信号灯的全自动化控制.随着社会的发展,城市规模的不断扩大,城市交通成为制约城市发展的一大因素,因此,有许多设计工作者为改善城市交通环境设计了许多方案,而大多数都为交通指挥灯,本电路也正是基于前人设计的基础上进行改进的全部有数字电路组成,较以前的方案更为精确。设计思路十字路口交通灯指挥控制电路的关键在于555基时控制电路。来控制各红、黄、绿之间时间的长短和信号灯亮灭的先后顺序,由555基时控制电路、新型闪光灯脉冲发生器集成电路,型号为HY-F512、和红、黄、绿三种信号灯组成。实现其较简单的方法是,当东西路口红灯亮时,南北路口绿灯亮,其余信号灯均息灭。当东西路口为绿灯时,南北路口为红灯。其余信号灯均筇息灭。在红灯和绿灯的转换过程中,应有1~6秒的间隔,作为预准备通行或停行,由黄灯来实现,最后实现其循环。

设计题目:数字钟的设计与仿真二.设计要求: (1)设计一个有“时”、“分”、“秒”(12小时59分59秒)显示,且有校时功能的电子钟; (2)显示采用六只LED数码管分别显示时分秒; (3)时间的小时、分可手动调整; (4)采用+5V电源供电。三.题目分析: 根据题目,我们可以分析出:数字电子钟是由多块数字集成电路构成的,其中有振荡器,分频器,校时电路,计数器,译码器和显示器六部分组成。振荡器和分频器组成标准秒信号发生器,不同进制的计数器产生计数,译码器和显示器进行显示,通过校时电路实现对时,分的校准。1)振荡器又包括由集成电路555与RC组成的多谐振荡器,用石英晶体构成的振荡器和由逻辑门与RC组成的时钟源振荡器。三种方案如下图所示:方案一:由集成电路定时器555与RC组成的多谐振荡器作为时间标准信号源。 555与RC组成的多谐振荡器图方案二:振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡器电路。石英晶体振荡器的作用是产生时间标准信号。因此,一般采用石英晶体振荡器经过分频得到这一时间脉冲信号。 石英晶体振荡器图方案三:由集成逻辑门与RC组成的时钟源振荡器。 门电路组成的多谐振荡器图集成电路555与RC组成的多谐振荡器电路:如果精度要求不高,则可以采用由集成电路定时器555与RC组成的多谐振荡器。如上图所示。设振荡频率f=1KHz,R为可调电阻,微调R1可以调出1KHz输出。石英晶体振荡电路:采用的32768晶体振荡电路,其频率为32768Hz,然后再经过15分频电路可得到标准的1Hz的脉冲输出R的阻值,对于TTL门电路通常在7~2KΩ之间;对于CMOS门则常在10~100MΩ之间。由门电路组成的多谐振荡器的振荡周期不仅与时间常数RC有关,而且还取决于门电路的阈值电压VTH,由于VTH容易受到温度、电源电压及干扰的影响,因此频率稳定性较差,只能用于对频率稳定性要求不高的场合。综上所述,因为本电路对精度没有较高的要求,因此,我们选用由集成电路555与RC组成的多谐振荡器。2)校时器的方案有如下两种:方案一:通常,校正时间的方法是:首先截断正常的计数通路,然后再进行人工出触发计数或将频率较高的方波信号加到需要校正的计数单元的输入端,校正好后,再转入正常计时状态即可。根据要求,数字钟应具有分校正和时校正功能,因此,应截断分个位和时个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中。图1所示为所设计的校时电路。图 1方案一校正电路图方案二:校准电路由基本RS触发器和“与”门组成,基本RS触发器的功能是产生单脉冲,主要作用是起防抖动作用。未拨动开关K时,“与非”门G2的一个输入端接地,基本RS触发器处于“1”状态,这是数字钟正常工作,“分”进位脉冲能进入“分”计数器。拨动开关K时,“与非”门G1的一个输入端接地,于是基本RS触发器转为“0”状态。秒状态可以直接进入“分”计数器,而“分”进位脉冲被阻止进入,因而能较快地校准分计数器的计数值。校准后,将校正开关恢复原位,数字钟继续进行正常计时工作。 图 2 方案二校正电路通过比较可知,方案一和方案二相比,防抖动措施更好,更完备,但电路也更为复杂,成本也更高,通过比较选择方案一,既能实现防抖动功能,做出事物也更经济一些。四.总体方案: 本电路是以555定时器组成多谐振荡器作为频率发生器,多谐振荡器产生1000HZ的振荡波,经过分频器分频,分解成1HZ的脉冲波,随后经过秒计数器,秒计时器是60进制计数器,当计数器计数到60时产生进位脉冲,到分计数器。分计数器也是60进制计数器,当分计数器计数到60时,再次产生更高一级的进位脉冲,脉冲送到时计数器,实现了分向时的进位。当需要进行校时时,打开对应的开关,进行对应位置上的校时,此时计数进位脉冲无效。而计数器的工作是通过外接时钟脉冲CP的作用下,秒的个位加法计数器开始记数,通过译码器和数码显示管显示数字即计数器。当经过10个脉冲信号后,秒个位计数器完成一次循环,秒十位计数器的CP与秒个位计数器的CP同步,秒个位计数器的Qcc使得秒十位的P和T端同时为1,从而秒十位开始计数,秒十位计数器工作1次,通过译码器和数码显示管,秒十位数字加1。当经过60个脉冲信号,秒部分完成一个周期,分钟个位计数器的CP通过秒十位计数器的Q2Q1与非得到脉冲,分钟个位计数器工作一次,通过译码器和数码显示管,分钟的个位数字加1。分部分的工作方式与秒部分完全相同。当经过3600个脉冲信号,分钟部分完成一个周期,小时个位计数器的CP通过分十位计数器的Q2Q1与非得到脉冲,小时个位计数器工作一次,通过译码器和数码显示管,小时的个位数字加1。当小时个位部分完成一个周期,小时十位计数器的CP与小时个位计数器的CP同步, 小时个位计数器的Qcc使得小时十位的P和T端同时为1,从而小时十位开始计数,小时十位计数器工作1次,通过译码器和数码显示管,小时的十位数字加1。当小时十位部分计数到2同时小时的个位部分计数到4,小时个位计数器的清零端和十位计数器的清零端通过小时个位计数器的Q2和小时十位计数器的Q1与非得到信号,小时部分清零,从而完成了1次24小时计时。五.具体实现:(1) 数字时钟基本原理的逻辑框图如下图3所示: 由图3我们可以看出,振荡器产生的信号经过分频器作为产生秒脉冲,秒脉冲送入计数器,计数结果经过“时”、“分”、“秒”,译码器,显示器显示时间。其中振荡器和分频器组成标准秒脉冲信号发生器,由不同进制的计数器,译码器和显示电路组成计时系统。秒信号送入计数器进行计数,把累计的结果以“时”,“分”、“秒”的数字显示出来。“时”显示由二十四进制计数器,译码器,显示器构成;“分”、“秒”显示分别由六十进制的计数器,译码器,显示器构成;校时电路实现对时,分的校准。(2)数字钟的原理图如附一图所示,其功能原理均与系统方框图的一致。六.各部分定性说明以及定量计算:振荡器秒发生电路---振荡器是计时器的核心,振荡器的稳定度和频率的精确度决定了计时器的准确度。一般来说,振荡器的频率越高,计时精度就越高,但耗电量将越大。所以,在设计电路时要根据需要而设计出最佳电路。在此设计中,我采用的是精度不高的,由集成电路555与RC组成的多谐振荡器。其具体电路如下图4所示: 图4 振荡器电路图555定时器是一个模拟与数字混合型的集成电路。555定时器是一种应用极为广泛的中规模集成电路。该电路使用灵活、方便,只需外接少量的阻容元件就可以构成单稳、多谐和施密特触发器。因而广泛用于信号的产生、变换、控制与检测。 目前生产的定时器有双极型和CMOS两种类型,其型号分别有NE555(或5G555)和C7555等多种。它们的结构及工作原理基本相同。通常,双极型定时器具有较大的驱动能力,而CMOS定时器具有低功耗、输入阻抗高等优点。555定时器工作的电源电压很宽,并可承受较大的负载电流。双极型定时器电源电压范围为5~16V,最大负载电流可达200mA;CMOS定时器电源电压范围为3~18V,最大负载电流在4mA以下。555的引脚图如下图5所示: 图5555的内部电路和功能如下图6所示:图6上面图6 是555定时器内部组成框图。它主要由两个高精度电压比较器A1、A2,一个RS触发器,一个放电三极管和三个5KΩ电阻的分压器而构成。它的各个引脚功能如下:1脚:外接电源负端VSS或接地,一般情况下接地。8脚:外接电源VCC,双极型时基电路VCC的范围是5 ~ 16V,CMOS型时基电路VCC的范围为3 ~ 18V。一般用5V。3脚:输出端Vo2脚: 低触发端6脚:TH高触发端4脚: 是直接清零端。当 端接低电平,则时基电路不工作,此时不论 、TH处于何电平,时基电路输出为“0”,该端不用时应接高电平。5脚:VC为控制电压端。若此端外接电压,则可改变内部两个比较器的基准电压,当该端不用时,应将该端串入一只01μF电容接地,以防引入干扰。7脚:放电端。该端与放电管集电极相连,用做定时器时电容的放电。在1脚接地,5脚未外接电压,两个比较器A1、A2基准电压分别为 的情况下,其功能如下表: 555定时器的功能表清零端 高触发端TH 低触发端 Qn+1 放电管T 功能0 0 导通 直接清零1 0 导通 置01 1 截止 置11 Qn 不变 保持 接通电源后,电容C1被充电,vC上升,当vC上升到大于2/3VCC时,触发器被复位,放电管T导通,此时v0为低电平,电容C1通过R2和T放电,使vC下降。当vC下降到小于1/3VCC时,触发器被置位,v0翻转为高电平。电容器C1放电结束,所需的时间为 : 当C1放电结束时,T截止,VCC将通过R1、R2向电容器C1充电,vC由1/3VCC上升到2/3VCC所需的时为:当vC上升到2/3VCC时,触发器又被复位发生翻转,如此周而复始,在输出端就得到一个周期性的方波,其频率为 : 本设计中,由电路图可知R1、R2和C的值,然后再根据f的公式可以算出:其输出的频率为f=1KH分频器分频器的功能主要有两个:一个是产生标准秒脉冲信号;二是提供功能扩展电路所需要的信号,如仿电台报时用的1000Hz的高音频信号和500Hz的低音频信号等。本设计中,由于振荡器产生的信号频率太高,要得到标准的秒信号,就需要对所得的信号进行分频。这里所采用的分频电路是由3个总规模计数器74LS90来构成的3级1/10分频。其电路图如下图7所示:图7 分频器电路图74LS90的引脚图及其功能图如下图所示: 74LS90引脚图74LS90 功能表 计数器本设计所采用的是十进制计数器74SL160,根据时分秒各个部分的的不同功能,设计成不同进制的计数器。秒的个位,需要10进制计数器,十位需6进制计数器(计数到59时清零并进位),秒部分设计与分钟的设计完全相同;时部分的设计为当时钟计数到24时,使计数器的小时部分清零,从而实现整体循环计时的功能。74LS160功能表和真值表如下表1和表2所示: 表1 输入 输出(CR) ̅ (LD) ̅ CTT CTP CP D0 D1 D2 D3 Q0 Q1 Q2 Q30 × × × × × × × × 0 0 0 01 0 × × ↑ D0 D1 D2 D3 D0 D1 D2 D31 1 1 1 ↑ × × × × 计数1 1 0 × × × × × × 触发器保持,CO=01 1 × 0 × × × × × 保持表274LS160的真值表CLK Q Q Q Q 0 0 0 0 01 0 0 0 12 0 0 1 03 0 0 1 14 0 1 0 05 0 1 0 16 0 1 1 07 0 1 1 18 1 0 0 09 1 0 0 110 0 0 0 074LS160的引脚介绍如下表3所示:表374LS160逻辑符号 各引脚顿的名称 D D D D 置数端 Q Q Q Q 输出端 EP ET 工作状态控制端 LD 预置数控制端 RD 异步置零(复位)端 CO 进位输出端 CLK 信号输入端计数部分:利用74LS160芯片和74LS00芯片组成的计数器,它们采用异步连接,利用外接标准1Hz脉冲信号进行计数。显示部分: 将六片74LS160的Q0Q1Q2Q3脚分别接到实验箱上的数码显示管上,根据脉冲的个数显示时间。秒信号经过计数器之后分别得到显示电路,以便实现用数字显示时、分、秒的要求,计时电路共分三部分:计秒、计分和计时。其中,计秒和计分都是60进制,而计时为24进制,可以采用十进制计数器74LS160实现24进制、60进制计数器。(1)六十进制计数由分频器来的秒脉冲信号,首先送到“秒”计数器进行累加计数,秒计数器应完成一分钟之内秒数目的累加,并达到60秒时产生一个进位信号,所以,选用2片74LS160和一片74LS00组成六十进制计数器,采用反馈归零的方法来实现六十进制计数。其中,“秒”十位是六进制,“秒”个位是十进制。 秒部分具体设计如图8所示: 图8 秒的个位部分为逢十进一,十位部分为逢六进一,从而共同完成60进制计数器,当计数到59时清零并重新开始计数。如图所示个位1脚接高电平,7脚、9脚及10脚接1,当7脚和10脚同时为1时计数器处于计数工作状态。个位11脚和秒的十位的2脚相接,十位的9脚、10脚、7脚分别和个位的1脚相接。个位计数器由Q3Q2Q1Q0(0000)2增加到(1001)2时产生进位,从而实现10进制计数和进位功能,秒的十位在计数至0110时由与非门反馈清零实现6进制。分钟部分设计与秒完全相同。(2)二十四进制计数器:选用2片74LS160和一片74LS00组成24进制计数器,采用反馈归零的方法来实现24进制计数。当十位为0010且个位为0100时使两芯片异步清零。小时部分具体设计如图9所示: 图译码器、显示器译码是指把给定的代码进行翻译的过程。计数器采用的码制不同,译码电路也不同。74LS48驱动器是与8421BCD编码计数器配合用的七段译码驱动器。74LS48配有灯测试LT、动态灭灯输入RBI,灭灯输入/动态灭灯输出BI/RBO,当LT=0时,74LS48出去全1。本系统用七段发光二极管来显示译码器输出的数字,显示器有两种:共阳极显示器或共阴极显示器。74LS48译码器对应的显示器是共阴极显示器。本实验采用实验箱中的74LS48译码器和共阴极显示器组成的显示系统。校时电路数字种启动后,每当数字钟显示与实际时间不符进,需要根据标准时间进行校时。校“秒”时,采用等待校时。校“分”、“时”的原理比较简单,采用加速校时。对校时电路的要求是 :1)在小时校正时不影响分和秒的正常计数 。2)在分校正时不影响秒和小时的正常计数 。如图10所示,当数字钟走时出现误差时,需要校正时间。校时电路实现对“时”“分”“秒”的校准。在电路中设有正常计时和校对位置。本实验实现“时”“分”的校对。需要注意的是,校时电路是由与非门构成的组合逻辑电路,开关S1或S2为“0”或“1”时,可能会产生抖动,为防止这一情况的发生我们接入一个由RS触发器组成的防抖动电路来控制。 校时电路图 图10校时开关的功能表如下: 校时开关的功能表S1 S2 功能1 1 计数0 1 校分1 0 校时整点报时电路 整点报时,只报时不报分。从59分50秒起,每隔2s发出一次信号,连续五次,最后一次结束时即达到正点。其原理图如下所示: 图11电路图如下图12所示:图12综合以上多个电路,将其连接起来,就组成了一个具有时、分、秒计时功能,能够手动校时、校分,并且整点报时的数字电子钟。七.实验仿真:在电子电路计算机仿真软件Multisim中进行调试和仿真数字电子钟,得到的仿真电路图如附二图所示。由仿真电路实验知道了当高频信号经过分频器后得到标准的秒脉冲信号,进入60进制的“秒”计时,“秒”的分位进入60进制的“分”计时,最后,由分的“时”进位进入24进制的“时”计时。再加上由门电路和开关构成的校时电路对电路的“时”,“分”进行校时,从而得到正确的时间的。八.元器件清单(1)74LS160( 6片) (2)74LS00(15片)(3)数码显示器(6片) (4)74LS90(3片)(5)74LS30(1片) (6)74LS04(1片)(7)74LS02(1片) (8)555计时器(1片)(9)可变电容(1个) (10)电容(2片)(11)蜂鸣器(1个) (12)电阻(2个)(13)数字电路实验箱 (14)+5V电源若干(15)导线,开关若干。九.设计心得体会在此次的数字钟设计过程中,更进一步地熟悉了芯片的结构及掌握了各芯片的工作原理和其具体的使用方法。使我对已学过的电路、数电、模电等电子技术的知识有了更深一步的了解,锻炼和培养了自己利用已学知识来分析和解决实际问题的能力。对自己以后的学习和工作有很大的帮助。刚开始做这个设计的时候感觉自己什么都不知道怎么下手,脑子里比较浮躁和零乱。但通过一段时间的努力,通过重温数电,模电等电子技术的书籍,还有通过查看相关的设计技术以及一些参考文献,再加之在老师的指导和周围同学的帮助下,使我对自己的本设计有了熟练的掌握。在整个的设计过程中我充满了渴望和用心。记得在精工实习的时候,也是用满腔的热情来完成各项实习任务,并在每项实习项目中都达到了优秀的成绩。 所以,我相信自己的实际动手能力,并一向的加强自己在这方面的努力。在这次的电子技术设计中亦是如此,用自己的双手和满腔的热情来完成各个环节,不断的在图书管查看相关资料和期刊文献,特别在网络上也收收获了很多新鲜的东西。这次设计更让我熟悉了一些常用集成逻辑电路和其相应芯片的使用。虽然,在本设计中所用的方案不是最好的,但我想其中的原理是最基本的;虽然其中可能出现误差,不过在杨老师的答疑课上,这些问题还是基本解决了。最后,我要衷心的感谢杨老师给了我一次实践的机会和平时在学习上的莫大帮助,让我更加深刻地了解和认识到了自己的优点和不足,通过这个课程设计我发现了我好多知识都不熟悉甚至有的东西我根本就不知道,这让我感到了要学习的东西还有很多很多。因此使我更坚定了在以后的学习中要扎实好基础,阔广知识面。碰到的问题越让人绝望,解决问题之后的喜悦程度就越高。作为工科类的学生,以后工作了难免要碰到许许多多的问题,不要绝望,坚持,直到看到胜利的曙光。十.参考文献李中发主编 电子技术 北京:中国水利水电出版社 毛期俭主编 数字电路与逻辑设计实验及应用 北京: 人民邮电出版社 吕思忠,施齐云主编 数字电路实验与课程设计 哈尔滨:哈尔滨工程大学出版社 阎石主编.数字电子技术基础(第四版) 北京:高等教育出版社 黄智伟主编 电子电路计算机仿真设计与分析 北京:电子工业出版社 程勇主编 Multisim10电路仿真实例讲解 北京: 人名出版社 彭介华主编 电子技术课程设计指导 北京:高等教育出版社 卢结成、高世忻等编 电子电路实验及应用课题设计 合肥:中国科学技术大学出版社 梁宗善主编 电子技术基础课程设计 武汉:华中理工大学出版社 欧阳星明主编 数字系统逻辑设计 北京:电子工业出版社 李中发主编 电子技术基础课程设计 武汉:华中理工大学出版社

四、交通信号灯的自动控制:1、任务要求(1)通常情况下,大道绿灯亮,小道红灯亮。(2)若小道来车,大道经6秒由绿灯变为黄灯;再 经过4秒,大道由黄灯变为红灯,同时,小道 由红灯变为绿灯。(3)小道变绿灯后,若大道来车不到3辆,则经过 25秒钟后自动由红灯变为黄灯,再经过4秒变 为红灯,同时,大道由红灯变为绿灯。

数字电子技术课程设计论文题目有哪些

VB类作品    财务管理系统   点灯游戏   学生档案管理系统(VB+   医院工资管理系统   旅游资源管理系统(综合版   POS(财务+人事+库房   销售管理系统(VB+SQ   图书管理系统     Delphi类作品    酒店客房管理系统(前台+   人事档案管理系统   工资管理系统   固定资产管理系统   人力资源管理系统   库存管理系统   手机销售管理系统   远程教育管理系统     ASP类作品    课程辅助教学网站   在线考试系统   留言板(2)   在线校友录   学生成绩管理系统   在线聊天室(2)   企业网上办公系统   在线聊天室     VC类作品   电话拨号程序  Web浏览与搜索  传真收发  对Modem的控制  云台控制系统  自动报警系统  VC串口编程调试精灵  VC单片机通信     JSP类作品    简易论坛   在线聊天室   物流信息管理   企业网站   电子商务系统   企业经销存管理系统   企业OA(办公自动化系统   人力资源管理系统    其他类作品   人事管理系统  企业员工考勤管理系统  简易留言本  贸易管理系统  小区管理系统(综合版)  会员管理系统  票据管理系统  经销存管理系统  企业员工计时和帐单管理  图片库管理系统       NET类作品    在线购物网站(C#)   简易公司网站   在线图书管理系统(C#)   多彩网络文本编辑器(C#   音乐合(C#)   论坛(C#)   在线服务网站(C#)   个人秘书办公系统    定做作品展示   工程图纸管理系统  电话号码查询系统  出版社信息系统  火车站售票系统  学生成绩管理系统  彩票号码查询分析系统  成绩查询系统  超市后台管理系统  电脑销售管理系统  工地工伤信息管理系统   访问地址 www 51ebysj com

那个(电子商务评论)你可以尝试看下

老师没有给吗我这有

不用写了,电子信息毕业就失业。不像人家修鞋的,还能一个月赚到1500块钱。

数字电子技术课程设计论文题目怎么写

毕业设计(论文)是学生毕业前最后一个重要学习环节,是学习深化与升华的重要过程。它既是学生学习、研究与实践成果的全面总结,又是对学生素质与能力的一次全面检验,而且还是对学生的毕业资格及学位资格认证的重要依据。为了保证我校本科生毕业设计(论文)质量,特制定“同济大学本科生毕业设计(论文)撰写规范”。  一、毕业设计(论文)资料的组成  A.毕业设计(论文)任务书;B.毕业设计(论文)成绩评定书;C.毕业论文或毕业设计说明书(包括:封面、中外文摘要或设计总说明(包括关键词)、目录、正文、谢辞、参考文献、附录);D.译文及原文复印件;E.图纸、软盘等。  二、毕业设计(论文)资料的填写及有关资料的装订  毕业设计(论文)统一使用学校印制的毕业设计(论文)资料袋、毕业设计(论文)任务书、毕业设计(论文)成绩评定书、毕业设计(论文)封面、稿纸(在教务处网上下载用,学校统一纸面格式,使用A4打印纸)。  毕业设计(论文)资料按要求认真填写,字体要工整,卷面要整洁,手写一律用黑或蓝黑墨水;任务书由指导教师填写并签字,经院长(系主任)签字后发出。  毕业论文或设计说明书要按顺序装订:封面、中外文摘要或设计总说明(包括关键词)、目录、正文、谢辞、参考文献、附录装订在一起,然后与毕业设计(论文)任务书、毕业设计(论文)成绩评定书、译文及原文复印件(订在一起)、工程图纸(按国家标准折叠装订)、软盘等一起放入填写好的资料袋内交指导教师查收,经审阅评定后归档。  三、毕业设计说明书(论文)撰写的内容与要求  一份完整的毕业设计(论文)应包括以下几个方面:  1.标题  标题应该简短、明确、有概括性。标题字数要适当,不宜超过20个字,如果有些细节必须放进标题,可以分成主标题和副标题。  2.论文摘要或设计总说明  论文摘要以浓缩的形式概括研究课题的内容,中文摘要在300字左右,外文摘要以250个左右实词为宜,关键词一般以3~5个为妥。  设计总说明主要介绍设计任务来源、设计标准、设计原则及主要技术资料,中文字数要在1500~2000字以内,外文字数以1000个左右实词为宜,关键词一般以5个左右为妥。  3.目录  目录按三级标题编写(即:1……、1……、1……),要求标题层次清晰。目录中的标题应与正文中的标题一致,附录也应依次列入目录。  4.正文  毕业设计说明书(论文)正文包括绪论、正文主体与结论,其内容分别如下:  绪论应说明本课题的意义、目的、研究范围及要达到的技术要求;简述本课题在国内外的发展概况及存在的问题;说明本课题的指导思想;阐述本课题应解决的主要问题,在文字量上要比摘要多。  正文主体是对研究工作的详细表述,其内容包括:问题的提出,研究工作的基本前提、假设和条件;模型的建立,实验方案的拟定;基本概念和理论基础;设计计算的主要方法和内容;实验方法、内容及其分析;理论论证,理论在课题中的应用,课题得出的结果,以及对结果的讨论等。学生根据毕业设计(论文)课题的性质,一般仅涉及上述一部分内容。  结论是对整个研究工作进行归纳和综合而得出的总结,对所得结果与已有结果的比较和课题尚存在的问题,以及进一步开展研究的见解与建议。结论要写得概括、简短。  5.谢辞  谢辞应以简短的文字对在课题研究和设计说明书(论文)撰写过程中曾直接给予帮助的人员(例如指导教师、答疑教师及其他人员)表示自己的谢意,这不仅是一种礼貌,也是对他人劳动的尊重,是治学者应有的思想作风。  6.参考文献与附录  参考文献是毕业设计(论文)不可缺少的组成部分,它反映毕业设计(论文)的取材来源、材料的广博程度和材料的可靠程度,也是作者对他人知识成果的承认和尊重。一份完整的参考文献可向读者提供一份有价值的信息资料。一般做毕业设计(论文)的参考文献不宜过多,但应列入主要的文献可10篇以上,其中外文文献在2篇以上。  附录是对于一些不宜放在正文中,但有参考价值的内容,可编入毕业设计(论文)的附录中,例如公式的推演、编写的程序等;如果文章中引用的符号较多时,便于读者查阅,可以编写一个符号说明,注明符号代表的意义。一般附录的篇幅不宜过大,若附录篇幅超过正文,会让人产生头轻脚重的感觉。  四、毕业设计(论文)要求  我校毕业设计(论文)大致有设计类、理论研究类(理科)、实验研究类、计算机软件设计类、经济、管理及文科类、综合类等,具体要求如下:  1.设计类(包括机械、建筑、土建工程等):学生必须独立绘制完成一定数量的图纸,工程图除了用计算机绘图外必须要有1~2张(2号以上含2号图)是手工绘图;一份15000字以上的设计说明书(包括计算书、调研报告);参考文献不低于10篇,其中外文文献要在2篇以上。  2.理论研究类(理科):对该类课题工科学生一般不提倡,各院系要慎重选题,除非题目确实有实际意义。该毕业设计报告或论文字数要在20000字以上;根据课题提出问题、分析问题,提出方案、并进行建模、仿真和设计计算等;参考文献不低于15篇,其中外文文献要在4篇以上。  3.实验研究类:学生要独立完成一个完整的实验,取得足够的实验数据,实验要有探索性,而不是简单重复已有的工作;要完成15000字以上的论文,其包括文献综述,实验部分的讨论与结论等内容;参考文献不少于10篇,包括2篇以上外文文献。  4.计算机软件类:学生要独立完成一个软件或较大软件中的一个模块,要有足够的工作量;要写出10000字以上的软件说明书和论文;毕业设计(论文)中如涉及到有关电路方面的内容时,必须完成调试工作,要有完整的测试结果和给出各种参数指标;当涉及到有关计算机软件方面的内容时,要进行计算机演示程序运行和给出运行结果。  5.经济、管理及文科类:学生在教师的指导下完成开题报告;撰写一篇20000字以上的有一定水平的专题论文(外国语专业论文篇幅为5000个词以上。);参考文献不少于10篇,包括1-2篇外文文献。  6.综合类:综合类毕业设计(论文)要求至少包括以上三类内容,如有工程设计内容时,在图纸工作量上可酌情减少,完成10000字以上的论文,参考文献不少于10篇,包括2篇以上外文文献。  每位学生在完成毕业设计(论文)的同时要求:(1)翻译2万外文印刷字符或译出5000汉字以上的有关技术资料或专业文献(外语专业学生翻译6000~8000字符的专业外文文献或写出10000字符的外文文献的中文读书报告),内容要尽量结合课题(译文连同原文单独装订成册)。(2)使用计算机进行绘图,或进行数据采集、数据处理、数据分析,或进行文献检索、论文编辑等。  绘图是工程设计的基本训练,毕业设计中学生应用计算机绘图,但作为绘图基本训练可要求一定量的墨线和铅笔线图。毕业设计图纸应符合制图标准,学生应参照教务处2004年3月印制的《毕业设计制图规范》进行绘图。  五、毕业设计(论文)的写作细则  1.书写  毕业设计(论文)要用学校规定的文稿纸书写或打印(手写时必须用黑或蓝墨水),文稿纸背面不得书写正文和图表,正文中的任何部分不得写到文稿纸边框以外,文稿纸不得随意接长或截短。汉字必须使用国家公布的规范字。  2.标点符号  毕业设计(论文)中的标点符号应按新闻出版署公布的"标点符号用法"使用。  3.名词、名称  科学技术名词术语尽量采用全国自然科学名词审定委员会公布的规范词或国家标准、部标准中规定的名称,尚未统一规定或叫法有争议的名称术语,可采用惯用的名称。使用外文缩写代替某一名词术语时,首次出现时应在括号内注明其含义。外国人名一般采用英文原名,按名前姓后的原则书写。一般很熟知的外国人名(如牛顿、达尔文、马克思等)可按通常标准译法写译名。  4.量和单位  量和单位必须采用中华人民共和国的国家标准GB3100~GB3102-93,它是以国际单位制(SI)为基础的。非物理量的单位,如件、台、人、元等,可用汉字与符号构成组合形式的单位,例如件/台、元/km。  5.数字  毕业设计(论文)中的测量统计数据一律用阿拉伯数字,但在叙述不很大的数目时,一般不用阿拉伯数字,如"他发现两颗小行星"、"三力作用于一点",不宜写成"他发现2颗小行星"、"3力作用于1点"。大约的数字可以用中文数字,也可以用阿拉伯数字,如"约一百五十人",也可写成"约150人"。  6.标题层次  毕业设计(论文)的全部标题层次应有条不紊,整齐清晰。相同的层次应采用统一的表示体例,正文中各级标题下的内容应同各自的标题对应,不应有与标题无关的内容。  章节编号方法应采用分级阿拉伯数字编号方法,第一级为"1"、"2"、"3"等,第二级为"1"、"2"、"3"等,第三级为"1"、"2"、"3"等,但分级阿拉伯数字的编号一般不超过四级,两级之间用下角圆点隔开,每一级的末尾不加标点。  各层标题均单独占行书写。第一级标题居中书写;第二级标题序数顶格书写,后空一格接写标题,末尾不加标点;第三级和第四级标题均空两格书写序数,后空一格书写标题。第四级以下单独占行的标题顺序采用ABC…和两层,标题均空两格书写序数,后空一格写标题。正文中对总项包括的分项采用⑴、⑵、⑶…单独序号,对分项中的小项采用①、②、③…的序号或数字加半括号,括号后不再加其他标点。  7.注释  毕业设计(论文)中有个别名词或情况需要解释时,可加注说明,注释可用页末注(将注文放在加注页的下端)或篇末注(将全部注文集中在文章末尾),而不可行中注(夹在正文中的注)。注释只限于写在注释符号出现的同页,不得隔页。  8.公式  公式应居中书写,公式的编号用圆括号括起放在公式右边行末,公式和编号之间不加虚线。  9.表格  每个表格应有表序和表题,表序和表题应写在表格上放正中,表序后空一格书写表题。表格允许下页接写,表题可省略,表头应重复写,并在右上方写"续表××"。  10.插图  毕业设计的插图必须精心制作,线条粗细要合适,图面要整洁美观。每幅插图应有图序和图题,图序和图题应放在图位下方居中处。图应在描图纸或在白纸上用墨线绘成,也可以用计算机绘图。  11.参考文献  参考文献一律放在文后,参考文献的书写格式要按国家标准GB7714-87规定。参考文献按文中出现的先后统一用阿拉伯数字进行自然编号,一般序码宜用方括号括起,不用园括号括起。

我发到你邮箱里了,请签收。

你可以写3G标准或消费电子产业的发展趋势 我也是电子信息系的 还有什么问题可以问我

基于单片机控制的温度自动控制系统

  • 索引序列
  • 数字电子技术课程设计论文题目
  • 数字电子技术课程设计论文题目大全
  • 数字电子技术课程设计论文
  • 数字电子技术课程设计论文题目有哪些
  • 数字电子技术课程设计论文题目怎么写
  • 返回顶部