首页 > 论文期刊知识库 > 数据库课程设计参考文献

数据库课程设计参考文献

发布时间:

数据库课程设计参考文献

好的

这种大作业,在这里提问估计没人会给你发,你可以上课设宝这个网站去看看,可以下载一些数据库课程设计,可能有你想要得

你们是哪个学校的?竟敢作弊?看你们的IP应该是湖南科技学院的吧?我是段华斌,教的就是数据库,你是我班上的??

好啊,原来上百度,自己说吧,你是计算机哪个班的!不要等我自己查谁选了这个题目的。同学,你已经没有通过的资格了!

数据库设计参考文献

1、先偷懒吧,到EndNote的主站搜索,看是否有你要的Journal格式;如果没有只有自己学啦。 2、打开一个EndNote数据库/Edit/Output Styles/Edit……… 意思是将你默认的参考文献格式进行修改,因为重新编写有些语法可能不太会。技巧,先从找一个参考文献和自己要求相似的格式。如没有经验,SCI格式是缩略格式,NeuroReport是完整格式(在中国比较流行的相似格式)。 3 修改正文格式 4 修改参考文献模板 改好参考文献的模板后,最难的就是作者排名和作者显示风格 5 下面更改作者显示风格 6 更改作者缩写格式 7 参考文献罗列时的风格,是用[1]…表示还是用1…表示 8 其他格式可以点点看看,思路相近 9 当您全部弄好了后就可以保存了,保存时一定要保存在EndNote\Styles的文件夹下面,否则无法调用。

算的学位论文、科技报告(用户手册)及技术标准[11]史龙无线传感器网络自身定位算法研究[d]西安:西北工业大学,[12]factorsregulatingtheimmuneresponse:reportofwhosciencegroup[r]va:who,[13]mc8100rsicmicroprocessoruser’smanual[r]lewoodcliffs:prenticehall,[14]全国文献工作标准化技术委员会第七分委员会b/t5795-1986中国标准书号[s]北京:中国标准出版社,[15]iso/iec10181-3informationtechnology:opensysteminterconnectionsecurityframeworksforopensystem:accesscontrolframework[s]va:iso/iec,

期刊类【格式】[序号]作者篇名[J]刊名,出版年份,卷号(期号):起止页码【举例】[1] 王海粟浅议会计信息披露模式[J]财政研究,2004,21(1):56-[2] 夏鲁惠高等学校毕业论文教学情况调研报告[J]高等理科教育,2004(1):46-[3] Heider, ER& DCO The structure of color space in naming and memory of two languages [J] Foreign Language Teaching and Research, 1999, (3): 62 – 专著类【格式】[序号]作者书名[M]出版地:出版社,出版年份:起止页码【举例】[4] 葛家澍,林志军现代西方财务会计理论[M]厦门:厦门大学出版社,2001:[5] Gill, R Mastering English Literature [M] London: Macmillan, 1985: 42-报纸类【格式】[序号]作者篇名[N]报纸名,出版日期(版次)【举例】[6] 李大伦经济全球化的重要性[N] 光明日报,1998-12-27(3)[7] French, W Between Silences: A Voice from China[N] Atlantic Weekly, 1987-8-15(33)学位论文【格式】[序号]作者篇名[D]出版地:保存者,出版年份:起始页码【举例】[11] 张筑生微分半动力系统的不变集[D]北京:北京大学数学系数学研究所, 1983:1-论文集【格式】[序号]作者篇名[C]出版地:出版者,出版年份:起始页码【举例】[8] 伍蠡甫西方文论选[C] 上海:上海译文出版社,1979:12-[9] Spivak,G “Can the Subaltern Speak?”[A] In CNelson & L Grossberg() Victory in Limbo: Imigism [C] Urbana: University of Illinois Press, 1988, 271-[10] Almarza, GG Student foreign language teacher’s knowledge growth [A] In DFreeman and JCRichards () Teacher Learning in Language Teaching [C] New York: Cambridge University P 50-研究报告【格式】[序号]作者篇名[R]出版地:出版者,出版年份:起始页码【举例】[12] 冯西桥核反应堆压力管道与压力容器的LBB分析[R]北京:清华大学核能技术设计研究院, 1997:9-

文献类型不同,符号不同(1)期刊文章(文献类型标识:J)[序号]主要责任者。题名[J]。刊名,年,卷(期):起止页码(任选)。(2)专著(文献类型标识:M)[序号]主要责任者。题名[M]。出版地:出版者,出版年,起止页码。(3)论文集(文献类型标识:C)中析出的文献(文献类型标识:A)[序号]析出文献主要责任者。析出文献题名[A]。论文集主要责任者(任选)。论文集题名[C]。出版地:出版者,出版年,析出文献起止页码。(4)学位论文(文献类型标识:D)[序号]主要责任者。题名[D]。出版地:出版者,出版年。(5)国际、国家标准(文献类型标识:S)[序号]标准编号,标准名称[S]。发布年。(6)专利(文献类型标识:P)[序号]专利所有者。专利名称[P]。专利国别:专利号,出版日期。(7)电子文献[序号]主要责任者。电子文献题名。电子文献出处(或可获得地址),发表(或更新)日期/引用日期。专著(M);论文集(C);报纸文章(N);期刊文章(J)学位论文(D);报告(R);标准(S)专利(P)(8)未定义类型的文献(文献类型标识:Z)[序号]主要责任者。文献题名[Z]。出版地:出版者,出版年。另外,不同学校对于参考文献格式不同,详细的问论文指导老师

数据库设计参考文献目录

第1篇基础篇第1章数据库系统概述1数据库、数据库管理系统和数据库系统2数据库系统的特点与功能1信息完整、功能通用2程序与数据独立3数据抽象4支持数据的不同视图5控制数据冗余6支持数据共享7限制非授权的存取8提供多种用户界面9表示数据之间的复杂联系10完整性约束11数据恢复3数据库系统的用户1数据库管理员2数据库设计者3最终用户4系统分析员和应用程序员5与数据库系统有关的其他人员4数据抽象1数据抽象与数据库的三种模式2数据独立性5数据模型1基于对象的数据模型2基于记录的数据模型3物理数据模型4数据库模式和数据库实例6数据库语言7数据库管理系统的结构8数据库技术的发展1第一代数据库系统2第二代数据库系统3第三代数据库系统4Internet时代的数据库技术习题1本章参考文献第2章关系数据库系统1关系数据模型1数据结构2完整性约束规则2关系运算1关系代数2元组关系演算3域关系演算3关系运算的安全性4关系代数、元组关系演算、域关系演算的等价性5关系数据库查询语言1ISBL语言2QUEL语言3QBE语言6标准关系数据库查询语言SQL1数据定义2数据查询3数据更新4视图定义5安全性机制6嵌入式SQL语言习题2本章参考文献第3章数据库的安全性与完整性1安全性1数据库安全性与数据库管理员2系统保护机制3授权机制4统计数据库的安全性5数据库加密技术6数据库操作跟踪审计2完整性1完整性约束的类型2显式约束的定义3完整性约束的验证习题3本章参考文献第2篇设计篇第4章数据库设计概述与需求分析1数据库的设计概述1数据库的设计问题2数据库的生命周期3数据库的设计过程2需求分析1应用领域的调查分析2定义数据库系统支持的信息与应用3定义数据库操作任务4定义数据项5预测现行系统的未来改变习题4本章参考文献第5章概念数据库设计1概述2实体联系模型1实体和属性2实体型、键属性和属性的值域3数据库实例4实体间的联系5弱实体6实体联系图3扩展的实体联系模型1子类、超类、演绎和归纳2演绎和归纳的性质3范畴与范畴化4EER图4概念设计的方法与策略1概念设计的方法2概念设计的策略5视图综合设计方法1局部概念模式设计2全局概念模式合成6事务的设计习题5本章参考文献第6章逻辑数据库设计1形成初始关系数据库模式2关系数据库设计理论1问题的提出2函数依赖3数据依赖的公理系统4关系模式的规范形式5多值依赖与第四范式6连接依赖与第五范式3关系模式规范化方法1无损连接性和函数依赖保持性2关系模式分解算法4关系模式的优化5完整性和安全性约束的定义6逻辑数据库的性能估计习题6本章参考文献第7章物理数据库设计1影响物理数据库设计的因素分析2为关系模式选择存取方法1索引存取方法的选择2Hash存取方法的选择3聚集存取方法的选择3物理存储结构的设计习题7本章参考文献第3篇实现篇第8章物理存储结构1数据库存储设备1磁盘存储器2磁盘缓冲处理技术3磁盘的调度策略4磁盘容错技术5第三级存储器2文件和文件记录3无序文件4有序文件5Hash文件1简单Hash方法2动态Hash方法3可扩展的Hash方法6索引文件1主索引2聚集索引3辅助索引4多级索引7B树与B+树索引结构1索引树结构2B树索引结构3B+树索引结构8多维索引1栅格文件2KD树3R树4位图索引习题8本章参考文献第9章数据库管理系统的数据字典1关系数据库管理系统的数据字典2数据库管理系统软件模块对数据字典的存取习题9第10章关系代数操作的实现算法1查询处理的过程2选择操作的实现算法3笛卡儿积的实现算法4连接操作的实现算法5投影操作的实现算法6集合的并、交、差的实现算法习题10本章参考文献第11章查询优化技术1问题的提出2启发式关系代数优化方法1关系代数等价变换规律2启发式代数优化规则3启发式代数优化算法3启发式关系演算优化方法1多重自然连接的优化处理2查询的超图表示3超图消解算法4基于复杂性估计的查询优化方法5语义查询优化方法6查询优化的遗传算法习题11本章参考文献第12章事务处理技术之一:并发控制技术1并发控制概述1单用户和多用户数据库系统2并发控制的必要性2事务模型1事务中的读写操作2事务的原子性3事务的状态4事务的性质3事务调度与可串行性1事务的调度2调度的可串行性3调度的可串行性测试4基于锁的并发控制协议1锁的概念2两段锁协议3数据库图协议5时间印协议6其他并发控制技术1实现并发控制的验证技术2多版本并发控制技术3多种并发控制的粒度7插入和删除操作1删除操作对并发控制的影响2插入操作对并发控制的影响3插入元组现象习题12本章参考文献第13章事务处理技术之二:数据库恢复技术1数据库恢复的必要性2使用日志的数据库恢复技术1数据库系统日志2推迟更新技术3即时更新技术3缓冲技术1日志缓冲技术2数据库缓冲技术4检测点5影子页面技术6永久存储器中信息丢失后的数据库恢复7数据库恢复与并发控制技术的结合1事务的嵌套撤销2调度的可恢复性习题13本章参考文献第14章其他事务处理技术1死锁处理1预防死锁协议2死锁的检测和恢复技术2高性能事务处理系统1主存数据库2事务的成批提交技术3长事务处理技术1可串行性概念不适于长事务处理2嵌套事务技术3补救事务技术4实时数据库系统习题14本章参考文献第4篇专题篇第15章新一代数据库系统及应用1新一代数据库应用1工程设计与制造2办公自动化系统3决策支持系统4科学与统计数据管理5异构多数据库应用6人工智能应用7其他的新一代数据库应用2新一代数据库系统的特点和热点问题3新一代数据库系统习题15本章参考文献第16章扩展的关系数据库系统1基于逻辑的关系数据库系统1逻辑数据模型2查询的计算策略3查询结构4否定5非递归查询6递归查询2基于嵌套关系模型的关系数据库系统1文档检索实例2嵌套关系模式的定义16,3嵌套关系查询语言3专家数据库系统习题16本章参考文献第17章面向对象与对象关系数据库系统1面向对象程序设计方法2面向对象数据模型1对象的结构2类和类层次3多重继承性4对象的标识5对象的嵌套3面向对象数据库的物理组织4面向对象数据库的查询5面向对象数据库模式的修改习题17本章参考文献第18章分布式数据库系统1概述1计算机网络2分布式数据库和分布式数据库系统3分布式数据库的结构2分布式数据库设计1数据的重复存储2数据的分片存储3数据的组合存储4命名和局部自治性3分布式数据库查询处理1分布式数据库管理系统概述2分布式查询处理4分布式数据库系统中的事务处理1分布式事务处理器的结构2分布式系统恢复技术3分布式并发控制技术4分布式死锁处理技术习题18本章参考文献第19章并行数据库技术1支持并行数据库的并行结构2关系数据库系统的固有并行性3实现关系查询并行化的数据流图方法4并行数据库的物理组织1一维数据划分方法2多维数据划分方法3传统物理存储结构的并行化5新的并行数据操作算法19,1基于嵌套循环的并行连接算法2基于Sort-Merge的并行连接算法3基于Hash的并行连接算法4数据分布的均匀性与并行连接算法5数据的初始划分与并行连接算法6查询优化技术1基于左线性树的查询优化算法2基于右线性树的查询优化算法3基于片段式右线性树的查询优化算法4基于浓密树的查询优化算法5基于操作森林的查询优化算法习题19本章参考文献第5篇新技术篇第20章数据库技术的研究进展1影响数据库技术发展的因素2近10年出现的数据库新技术和新问题本章参考文献第21章数据仓库与联机分析处理技术1什么是数据仓库2数据仓库系统的结构3数据仓库的多维数据模型1多维数据集合2多维数据集合的关系表示方法3多维数据集合上的操作4数据仓库系统的实现技术2l,1数据仓库的存储方法2数据仓库的索引技术3数据操作算法4查询处理技术5数据仓库工具6数据仓库设计本章参考文献第22章数据挖掘技术1数据挖掘的基本概念2关联规则挖掘方法3分类方法4聚类方法5相似性搜索技术6Web挖掘技术本章参考文献第23章Web信息检索与Web数据管理技术1Web信息检索技术1搜索引擎技术2分类技术3元搜索本节参考文献2Web数据集成技术1数据集成的演变2传统的多数据库系统技术3Web数据集成方法本节参考文献3XML数据库技术本节参考文献第24章其他数据库新技术1多媒体数据库技术本节参考文献2时态数据库技术本节参考文献3空间数据库技术本节参考文献4移动数据库技术本节参考文献5主动数据库系统本节参考文献6数据流技术本节参考文献……

回答 亲,很高兴为您解答问题,档案数据库是以- -定的组织方式存储在-起的机读档案数据的集合。"记录"是档案数据库的基本单元,是对某一份文件或案卷的题名、责任者、来源、页码、分类号、主题词、摘要等进行描述的结果,每条记录相当于一条著录款目。一个档案数据库由若干条记录组成,这些记录可以被组织起来以供检索和显示之用。 1、档案数据库的特点 1集成式。档案数据库对档案数据实行集中化控制, 可将各种有关数据集中在一起进行统- -的控制和管理,保证了数据的-致性、完整性。 2结构化。档案数据具有复杂的数据结构,它将各应用系统的全部数据合理地组织起来。 3低冗余度。数据库中的档案数据重复少,数据的冗余度被控制在最低限度,节省了计算机存储空间。 4可靠性。数据库系统采取各种手段加强了对数据的保护,保证了数据的安全可靠。 5共享性。数据库系统内的各应用程序可以共用,数据库还可以出售,供不同用户、不同系统使用。 更多5条 

参考文献是将论文在研究和写作中可参考或引证的主要文献资料,列于论文的末尾。参考文献应另起一页,标注方式按《GB7714-87文后参考文献著录规则》进行。宋体五号字,5倍行距;“参考文献”四号宋体加粗居左。 中文:作者--标题--出版物信息(版地、版者、版期) 英文:作者--标题--出版物信息 所列参考文献的要求是: (1)所列参考文献应是正式出版物,以便读者考证。 (2)所列举的参考文献要标明序号、著作或文章的标题、作者、出版物信息。 举例: [1] 王谦.会计信息失真原因及对策[J].中国乡镇企业会计.2007,(12):26 - [2] 高丽萍, 马克和税法 [M] 北京: 中国财政经济出版社, 36– [3] 刘辉 会计学的理论与应用——中国会计学会第六届大会论文集 [C] 上海: 上海财经大学出版社,231– [4] 王亚周会计诚信教育 [N]中国财经报, 2006 –12 - 17(7) [5] 梅研,杨华,孙晓媛 新会计准则对比研究 [EB/OL] , 2007–08–16/2007–10–希望采纳

数据库设计参考文献有哪些

李昆,SQL SERVER2000课程设计案例精编,北京:中国水利水电出版社,2006 何文华, SQL Server 2000 应用开发教程,北京:电子工业出版社出版,2007 仝春灵,数据库原理与应用—SQL Server 2000,北京:电子工业出版社,20 够了吧 哎~都是被毕业论文逼得

相信爱更多的感动

数字电路课程设计参考文献

设计题目:数字钟的设计与仿真二.设计要求: (1)设计一个有“时”、“分”、“秒”(12小时59分59秒)显示,且有校时功能的电子钟; (2)显示采用六只LED数码管分别显示时分秒; (3)时间的小时、分可手动调整; (4)采用+5V电源供电。三.题目分析: 根据题目,我们可以分析出:数字电子钟是由多块数字集成电路构成的,其中有振荡器,分频器,校时电路,计数器,译码器和显示器六部分组成。振荡器和分频器组成标准秒信号发生器,不同进制的计数器产生计数,译码器和显示器进行显示,通过校时电路实现对时,分的校准。1)振荡器又包括由集成电路555与RC组成的多谐振荡器,用石英晶体构成的振荡器和由逻辑门与RC组成的时钟源振荡器。三种方案如下图所示:方案一:由集成电路定时器555与RC组成的多谐振荡器作为时间标准信号源。 555与RC组成的多谐振荡器图方案二:振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡器电路。石英晶体振荡器的作用是产生时间标准信号。因此,一般采用石英晶体振荡器经过分频得到这一时间脉冲信号。 石英晶体振荡器图方案三:由集成逻辑门与RC组成的时钟源振荡器。 门电路组成的多谐振荡器图集成电路555与RC组成的多谐振荡器电路:如果精度要求不高,则可以采用由集成电路定时器555与RC组成的多谐振荡器。如上图所示。设振荡频率f=1KHz,R为可调电阻,微调R1可以调出1KHz输出。石英晶体振荡电路:采用的32768晶体振荡电路,其频率为32768Hz,然后再经过15分频电路可得到标准的1Hz的脉冲输出R的阻值,对于TTL门电路通常在7~2KΩ之间;对于CMOS门则常在10~100MΩ之间。由门电路组成的多谐振荡器的振荡周期不仅与时间常数RC有关,而且还取决于门电路的阈值电压VTH,由于VTH容易受到温度、电源电压及干扰的影响,因此频率稳定性较差,只能用于对频率稳定性要求不高的场合。综上所述,因为本电路对精度没有较高的要求,因此,我们选用由集成电路555与RC组成的多谐振荡器。2)校时器的方案有如下两种:方案一:通常,校正时间的方法是:首先截断正常的计数通路,然后再进行人工出触发计数或将频率较高的方波信号加到需要校正的计数单元的输入端,校正好后,再转入正常计时状态即可。根据要求,数字钟应具有分校正和时校正功能,因此,应截断分个位和时个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中。图1所示为所设计的校时电路。图 1方案一校正电路图方案二:校准电路由基本RS触发器和“与”门组成,基本RS触发器的功能是产生单脉冲,主要作用是起防抖动作用。未拨动开关K时,“与非”门G2的一个输入端接地,基本RS触发器处于“1”状态,这是数字钟正常工作,“分”进位脉冲能进入“分”计数器。拨动开关K时,“与非”门G1的一个输入端接地,于是基本RS触发器转为“0”状态。秒状态可以直接进入“分”计数器,而“分”进位脉冲被阻止进入,因而能较快地校准分计数器的计数值。校准后,将校正开关恢复原位,数字钟继续进行正常计时工作。 图 2 方案二校正电路通过比较可知,方案一和方案二相比,防抖动措施更好,更完备,但电路也更为复杂,成本也更高,通过比较选择方案一,既能实现防抖动功能,做出事物也更经济一些。四.总体方案: 本电路是以555定时器组成多谐振荡器作为频率发生器,多谐振荡器产生1000HZ的振荡波,经过分频器分频,分解成1HZ的脉冲波,随后经过秒计数器,秒计时器是60进制计数器,当计数器计数到60时产生进位脉冲,到分计数器。分计数器也是60进制计数器,当分计数器计数到60时,再次产生更高一级的进位脉冲,脉冲送到时计数器,实现了分向时的进位。当需要进行校时时,打开对应的开关,进行对应位置上的校时,此时计数进位脉冲无效。而计数器的工作是通过外接时钟脉冲CP的作用下,秒的个位加法计数器开始记数,通过译码器和数码显示管显示数字即计数器。当经过10个脉冲信号后,秒个位计数器完成一次循环,秒十位计数器的CP与秒个位计数器的CP同步,秒个位计数器的Qcc使得秒十位的P和T端同时为1,从而秒十位开始计数,秒十位计数器工作1次,通过译码器和数码显示管,秒十位数字加1。当经过60个脉冲信号,秒部分完成一个周期,分钟个位计数器的CP通过秒十位计数器的Q2Q1与非得到脉冲,分钟个位计数器工作一次,通过译码器和数码显示管,分钟的个位数字加1。分部分的工作方式与秒部分完全相同。当经过3600个脉冲信号,分钟部分完成一个周期,小时个位计数器的CP通过分十位计数器的Q2Q1与非得到脉冲,小时个位计数器工作一次,通过译码器和数码显示管,小时的个位数字加1。当小时个位部分完成一个周期,小时十位计数器的CP与小时个位计数器的CP同步, 小时个位计数器的Qcc使得小时十位的P和T端同时为1,从而小时十位开始计数,小时十位计数器工作1次,通过译码器和数码显示管,小时的十位数字加1。当小时十位部分计数到2同时小时的个位部分计数到4,小时个位计数器的清零端和十位计数器的清零端通过小时个位计数器的Q2和小时十位计数器的Q1与非得到信号,小时部分清零,从而完成了1次24小时计时。五.具体实现:(1) 数字时钟基本原理的逻辑框图如下图3所示: 由图3我们可以看出,振荡器产生的信号经过分频器作为产生秒脉冲,秒脉冲送入计数器,计数结果经过“时”、“分”、“秒”,译码器,显示器显示时间。其中振荡器和分频器组成标准秒脉冲信号发生器,由不同进制的计数器,译码器和显示电路组成计时系统。秒信号送入计数器进行计数,把累计的结果以“时”,“分”、“秒”的数字显示出来。“时”显示由二十四进制计数器,译码器,显示器构成;“分”、“秒”显示分别由六十进制的计数器,译码器,显示器构成;校时电路实现对时,分的校准。(2)数字钟的原理图如附一图所示,其功能原理均与系统方框图的一致。六.各部分定性说明以及定量计算:振荡器秒发生电路---振荡器是计时器的核心,振荡器的稳定度和频率的精确度决定了计时器的准确度。一般来说,振荡器的频率越高,计时精度就越高,但耗电量将越大。所以,在设计电路时要根据需要而设计出最佳电路。在此设计中,我采用的是精度不高的,由集成电路555与RC组成的多谐振荡器。其具体电路如下图4所示: 图4 振荡器电路图555定时器是一个模拟与数字混合型的集成电路。555定时器是一种应用极为广泛的中规模集成电路。该电路使用灵活、方便,只需外接少量的阻容元件就可以构成单稳、多谐和施密特触发器。因而广泛用于信号的产生、变换、控制与检测。 目前生产的定时器有双极型和CMOS两种类型,其型号分别有NE555(或5G555)和C7555等多种。它们的结构及工作原理基本相同。通常,双极型定时器具有较大的驱动能力,而CMOS定时器具有低功耗、输入阻抗高等优点。555定时器工作的电源电压很宽,并可承受较大的负载电流。双极型定时器电源电压范围为5~16V,最大负载电流可达200mA;CMOS定时器电源电压范围为3~18V,最大负载电流在4mA以下。555的引脚图如下图5所示: 图5555的内部电路和功能如下图6所示:图6上面图6 是555定时器内部组成框图。它主要由两个高精度电压比较器A1、A2,一个RS触发器,一个放电三极管和三个5KΩ电阻的分压器而构成。它的各个引脚功能如下:1脚:外接电源负端VSS或接地,一般情况下接地。8脚:外接电源VCC,双极型时基电路VCC的范围是5 ~ 16V,CMOS型时基电路VCC的范围为3 ~ 18V。一般用5V。3脚:输出端Vo2脚: 低触发端6脚:TH高触发端4脚: 是直接清零端。当 端接低电平,则时基电路不工作,此时不论 、TH处于何电平,时基电路输出为“0”,该端不用时应接高电平。5脚:VC为控制电压端。若此端外接电压,则可改变内部两个比较器的基准电压,当该端不用时,应将该端串入一只01μF电容接地,以防引入干扰。7脚:放电端。该端与放电管集电极相连,用做定时器时电容的放电。在1脚接地,5脚未外接电压,两个比较器A1、A2基准电压分别为 的情况下,其功能如下表: 555定时器的功能表清零端 高触发端TH 低触发端 Qn+1 放电管T 功能0 0 导通 直接清零1 0 导通 置01 1 截止 置11 Qn 不变 保持 接通电源后,电容C1被充电,vC上升,当vC上升到大于2/3VCC时,触发器被复位,放电管T导通,此时v0为低电平,电容C1通过R2和T放电,使vC下降。当vC下降到小于1/3VCC时,触发器被置位,v0翻转为高电平。电容器C1放电结束,所需的时间为 : 当C1放电结束时,T截止,VCC将通过R1、R2向电容器C1充电,vC由1/3VCC上升到2/3VCC所需的时为:当vC上升到2/3VCC时,触发器又被复位发生翻转,如此周而复始,在输出端就得到一个周期性的方波,其频率为 : 本设计中,由电路图可知R1、R2和C的值,然后再根据f的公式可以算出:其输出的频率为f=1KH分频器分频器的功能主要有两个:一个是产生标准秒脉冲信号;二是提供功能扩展电路所需要的信号,如仿电台报时用的1000Hz的高音频信号和500Hz的低音频信号等。本设计中,由于振荡器产生的信号频率太高,要得到标准的秒信号,就需要对所得的信号进行分频。这里所采用的分频电路是由3个总规模计数器74LS90来构成的3级1/10分频。其电路图如下图7所示:图7 分频器电路图74LS90的引脚图及其功能图如下图所示: 74LS90引脚图74LS90 功能表 计数器本设计所采用的是十进制计数器74SL160,根据时分秒各个部分的的不同功能,设计成不同进制的计数器。秒的个位,需要10进制计数器,十位需6进制计数器(计数到59时清零并进位),秒部分设计与分钟的设计完全相同;时部分的设计为当时钟计数到24时,使计数器的小时部分清零,从而实现整体循环计时的功能。74LS160功能表和真值表如下表1和表2所示: 表1 输入 输出(CR) ̅ (LD) ̅ CTT CTP CP D0 D1 D2 D3 Q0 Q1 Q2 Q30 × × × × × × × × 0 0 0 01 0 × × ↑ D0 D1 D2 D3 D0 D1 D2 D31 1 1 1 ↑ × × × × 计数1 1 0 × × × × × × 触发器保持,CO=01 1 × 0 × × × × × 保持表274LS160的真值表CLK Q Q Q Q 0 0 0 0 01 0 0 0 12 0 0 1 03 0 0 1 14 0 1 0 05 0 1 0 16 0 1 1 07 0 1 1 18 1 0 0 09 1 0 0 110 0 0 0 074LS160的引脚介绍如下表3所示:表374LS160逻辑符号 各引脚顿的名称 D D D D 置数端 Q Q Q Q 输出端 EP ET 工作状态控制端 LD 预置数控制端 RD 异步置零(复位)端 CO 进位输出端 CLK 信号输入端计数部分:利用74LS160芯片和74LS00芯片组成的计数器,它们采用异步连接,利用外接标准1Hz脉冲信号进行计数。显示部分: 将六片74LS160的Q0Q1Q2Q3脚分别接到实验箱上的数码显示管上,根据脉冲的个数显示时间。秒信号经过计数器之后分别得到显示电路,以便实现用数字显示时、分、秒的要求,计时电路共分三部分:计秒、计分和计时。其中,计秒和计分都是60进制,而计时为24进制,可以采用十进制计数器74LS160实现24进制、60进制计数器。(1)六十进制计数由分频器来的秒脉冲信号,首先送到“秒”计数器进行累加计数,秒计数器应完成一分钟之内秒数目的累加,并达到60秒时产生一个进位信号,所以,选用2片74LS160和一片74LS00组成六十进制计数器,采用反馈归零的方法来实现六十进制计数。其中,“秒”十位是六进制,“秒”个位是十进制。 秒部分具体设计如图8所示: 图8 秒的个位部分为逢十进一,十位部分为逢六进一,从而共同完成60进制计数器,当计数到59时清零并重新开始计数。如图所示个位1脚接高电平,7脚、9脚及10脚接1,当7脚和10脚同时为1时计数器处于计数工作状态。个位11脚和秒的十位的2脚相接,十位的9脚、10脚、7脚分别和个位的1脚相接。个位计数器由Q3Q2Q1Q0(0000)2增加到(1001)2时产生进位,从而实现10进制计数和进位功能,秒的十位在计数至0110时由与非门反馈清零实现6进制。分钟部分设计与秒完全相同。(2)二十四进制计数器:选用2片74LS160和一片74LS00组成24进制计数器,采用反馈归零的方法来实现24进制计数。当十位为0010且个位为0100时使两芯片异步清零。小时部分具体设计如图9所示: 图译码器、显示器译码是指把给定的代码进行翻译的过程。计数器采用的码制不同,译码电路也不同。74LS48驱动器是与8421BCD编码计数器配合用的七段译码驱动器。74LS48配有灯测试LT、动态灭灯输入RBI,灭灯输入/动态灭灯输出BI/RBO,当LT=0时,74LS48出去全1。本系统用七段发光二极管来显示译码器输出的数字,显示器有两种:共阳极显示器或共阴极显示器。74LS48译码器对应的显示器是共阴极显示器。本实验采用实验箱中的74LS48译码器和共阴极显示器组成的显示系统。校时电路数字种启动后,每当数字钟显示与实际时间不符进,需要根据标准时间进行校时。校“秒”时,采用等待校时。校“分”、“时”的原理比较简单,采用加速校时。对校时电路的要求是 :1)在小时校正时不影响分和秒的正常计数 。2)在分校正时不影响秒和小时的正常计数 。如图10所示,当数字钟走时出现误差时,需要校正时间。校时电路实现对“时”“分”“秒”的校准。在电路中设有正常计时和校对位置。本实验实现“时”“分”的校对。需要注意的是,校时电路是由与非门构成的组合逻辑电路,开关S1或S2为“0”或“1”时,可能会产生抖动,为防止这一情况的发生我们接入一个由RS触发器组成的防抖动电路来控制。 校时电路图 图10校时开关的功能表如下: 校时开关的功能表S1 S2 功能1 1 计数0 1 校分1 0 校时整点报时电路 整点报时,只报时不报分。从59分50秒起,每隔2s发出一次信号,连续五次,最后一次结束时即达到正点。其原理图如下所示: 图11电路图如下图12所示:图12综合以上多个电路,将其连接起来,就组成了一个具有时、分、秒计时功能,能够手动校时、校分,并且整点报时的数字电子钟。七.实验仿真:在电子电路计算机仿真软件Multisim中进行调试和仿真数字电子钟,得到的仿真电路图如附二图所示。由仿真电路实验知道了当高频信号经过分频器后得到标准的秒脉冲信号,进入60进制的“秒”计时,“秒”的分位进入60进制的“分”计时,最后,由分的“时”进位进入24进制的“时”计时。再加上由门电路和开关构成的校时电路对电路的“时”,“分”进行校时,从而得到正确的时间的。八.元器件清单(1)74LS160( 6片) (2)74LS00(15片)(3)数码显示器(6片) (4)74LS90(3片)(5)74LS30(1片) (6)74LS04(1片)(7)74LS02(1片) (8)555计时器(1片)(9)可变电容(1个) (10)电容(2片)(11)蜂鸣器(1个) (12)电阻(2个)(13)数字电路实验箱 (14)+5V电源若干(15)导线,开关若干。九.设计心得体会在此次的数字钟设计过程中,更进一步地熟悉了芯片的结构及掌握了各芯片的工作原理和其具体的使用方法。使我对已学过的电路、数电、模电等电子技术的知识有了更深一步的了解,锻炼和培养了自己利用已学知识来分析和解决实际问题的能力。对自己以后的学习和工作有很大的帮助。刚开始做这个设计的时候感觉自己什么都不知道怎么下手,脑子里比较浮躁和零乱。但通过一段时间的努力,通过重温数电,模电等电子技术的书籍,还有通过查看相关的设计技术以及一些参考文献,再加之在老师的指导和周围同学的帮助下,使我对自己的本设计有了熟练的掌握。在整个的设计过程中我充满了渴望和用心。记得在精工实习的时候,也是用满腔的热情来完成各项实习任务,并在每项实习项目中都达到了优秀的成绩。 所以,我相信自己的实际动手能力,并一向的加强自己在这方面的努力。在这次的电子技术设计中亦是如此,用自己的双手和满腔的热情来完成各个环节,不断的在图书管查看相关资料和期刊文献,特别在网络上也收收获了很多新鲜的东西。这次设计更让我熟悉了一些常用集成逻辑电路和其相应芯片的使用。虽然,在本设计中所用的方案不是最好的,但我想其中的原理是最基本的;虽然其中可能出现误差,不过在杨老师的答疑课上,这些问题还是基本解决了。最后,我要衷心的感谢杨老师给了我一次实践的机会和平时在学习上的莫大帮助,让我更加深刻地了解和认识到了自己的优点和不足,通过这个课程设计我发现了我好多知识都不熟悉甚至有的东西我根本就不知道,这让我感到了要学习的东西还有很多很多。因此使我更坚定了在以后的学习中要扎实好基础,阔广知识面。碰到的问题越让人绝望,解决问题之后的喜悦程度就越高。作为工科类的学生,以后工作了难免要碰到许许多多的问题,不要绝望,坚持,直到看到胜利的曙光。十.参考文献李中发主编 电子技术 北京:中国水利水电出版社 毛期俭主编 数字电路与逻辑设计实验及应用 北京: 人民邮电出版社 吕思忠,施齐云主编 数字电路实验与课程设计 哈尔滨:哈尔滨工程大学出版社 阎石主编.数字电子技术基础(第四版) 北京:高等教育出版社 黄智伟主编 电子电路计算机仿真设计与分析 北京:电子工业出版社 程勇主编 Multisim10电路仿真实例讲解 北京: 人名出版社 彭介华主编 电子技术课程设计指导 北京:高等教育出版社 卢结成、高世忻等编 电子电路实验及应用课题设计 合肥:中国科学技术大学出版社 梁宗善主编 电子技术基础课程设计 武汉:华中理工大学出版社 欧阳星明主编 数字系统逻辑设计 北京:电子工业出版社 李中发主编 电子技术基础课程设计 武汉:华中理工大学出版社

注册时间: 2007-01-27 22:59 555构成简单的长时间定时电路图可以参考这个用这个2个小时计一次数,在8、12、14、12、19、22选通数据选择器执行相应功能只能是个思路了

四、交通信号灯的自动控制:1、任务要求(1)通常情况下,大道绿灯亮,小道红灯亮。(2)若小道来车,大道经6秒由绿灯变为黄灯;再 经过4秒,大道由黄灯变为红灯,同时,小道 由红灯变为绿灯。(3)小道变绿灯后,若大道来车不到3辆,则经过 25秒钟后自动由红灯变为黄灯,再经过4秒变 为红灯,同时,大道由红灯变为绿灯。

兄弟,是张波的课题吧,祝你好运吧,本人也烦恼中

  • 索引序列
  • 数据库课程设计参考文献
  • 数据库设计参考文献
  • 数据库设计参考文献目录
  • 数据库设计参考文献有哪些
  • 数字电路课程设计参考文献
  • 返回顶部